您当前位置:主页 > 牛魔王新报跑狗 >

基于专用数字上变频器的中频调制器

作者:admin 来源:http://www.mirafix.net 发布时间:2019-09-16 浏览:

挂牌提高了单台相机的利用率, 。金山云亮相LiveVideoStackCon2019 解析智能音视频算法背后的技术实践 世界人工智能大会:依图科技将展示云端视觉AI芯片QuestcoreTM 特斯联CEO艾渝:借助数字丝绸之路国际合作 向全球领先的智慧场景服务商全速迈进 中国电信天

  挂牌提高了单台相机的利用率,。金山云亮相LiveVideoStackCon2019 解析智能音视频算法背后的技术实践

  世界人工智能大会:依图科技将展示云端视觉AI芯片QuestcoreTM

  特斯联CEO艾渝:借助数字丝绸之路国际合作 向全球领先的智慧场景服务商全速迈进

  中国电信天翼云与Poly博诣、南京普天三方战略签约,探讨视讯市场新机遇

  2019世界人工智能大会腾讯优图吴运声:视觉AI回归理性,加速产业数字化升级

  现代通信系统大部分采用数字中频调制技术产生所需要的调制信号,通过数字技术可以减小系统的体积、重量、功耗。其中在复杂的数字中频信号处理系统中,数字上变频器是产生调制信号的一个重要环节。通过对数字中频上变频基本原理和技术特点的研究,采用ADI公司AD9957数字上变频器实现了常见的几种码速率较高的调制波形。

  根据奈奎斯特以离散量描述一个正弦波至少需要2个点的波形幅度值。但在实际的工程应用中为了保证信号失真满足系统基本要求,至少需要2.5个离散幅值点来描述一个周期的正弦波信号,若使系统调制信号达到较高的质量则需要8个离散幅值点。例如对于载频为70MHz的数字调制系统,就必须以175~560MHz的信号速率输出数字波形。若系统中频定在100MHz就必须以250~800MHz的信号速率输出幅值。要产生这样高速率的调制波形,以目前的数字器件的技术水平存在一定困难,虽然D/A转换器的速率已经达到1GHz以上,但另一个重要的数字信号处理器部件FPGA,却很难以这样的信号速率输出信号波形所对应的离散幅值点。同时信号的高速率给FPGA同D/A转换器之间的信号连接带来了困难,为保证信号完整性的同时尽量减少高速信号带来的板内串扰,致使PCB板的设计趋向复杂化。

  因此采用内核速率较高的专用调制芯片,使高速信号的产生、处理、控制、传输过程被封闭在单一芯片内完成,回避了由FPGA产生高速数据流带来的技术困难,以及PCB设计的复杂化。ADI公司针对通信市场设计的高速数字上变频器AD9957是实现高速数字调制的具有普遍适应性的一款高性能芯片。

  AD9957内部集成了大量硬件资源,包括正交数字上变频器、滤波器、时钟倍频器、D/A转换器、增益控制器、参数寄存器、波形存储RAM、SPI接口控制器等。可通过对其内部信号参数寄存器的配置产生多种复杂波形。AD9957内核基本性能参数如下:1 GSPS内部时钟速率,模拟输出信号最高频率为400MHz;1 GSPS同步时钟,14b D/A输出;相位噪声小于125dBc/Hz(400MHz);8个可编程键控波形存储寄存器(键控幅度、频率、相位);正交信号输入速率为250MHz/18b;三种可编程工作模式:正交调制方式;单音频方式;内插DAC方式。

  由上述技术指标可知产生一个载频100MHz的中频调制信号,AD9957在最高内核时钟的驱动下可以实现每个正弦波周期以10个离散幅度点输出,超过高质量波形要求的8个离散幅度点。此外8个键控波形存储寄存器,可以通过控制信号对存储波形的切换实现MSK,BPSK QPSK,8P-SK,MFSK等多种高速率的调频、调相信号。14b的D/A可实现84dB输出信号动态范围。在正交调制工作模式下最大基带码流的输入速率可达250MSPS(I/Q两路总合)。

  正交数据流在幅度系数控制下,经D/A转换产生模拟信号输出。通过正交方式,可以实现大多数调频、调相、调幅信号的载波调制。以BPSK(二进制相移键控)信号为例,要使角频率为ωc载波在输入码流的控制下,载波相位在[0,π]之间变化,由上式可知要产生BPSK信号,正交路基带码流Q应始终为0而同相路基带码流应在正的最大值和负的最大值之间变化。当I为+MAX时sin(ω,t)的相位不变,当I为-MAX时sin(ωct)的相位反转了π。